記事 ID: 000094249 コンテンツタイプ: トラブルシューティング 最終改訂日: 2023/03/19

CPRI の Spyglass CDC 機能が F タイルおよび E タイルデバイスのみで機能インテル® FPGA IP理由は何ですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

CPRI インテル® FPGA IPが構成された IP であるため、インテル Quartus Prime ソフトウェアの Spyglass CDC 生成にはサブ IP への依存性があります。
Spyglass CDC 機能は、対応するサブ IP が機能をサポートしないため、以下のデバイスでは利用できません。

  • インテル® Stratix® 10 FPGA L および H タイル・デバイス: L タイル / H タイル・トランシーバー・ネイティブ PHY インテル® Stratix® 10 FPGA IP
  • インテル® Arria® 10 デバイス: Arria 10 トランシーバー・ネイティブ PHY IP、Cyclone 10 GX トランシーバー・ネイティブ PHY IP
     
解決方法

回避策はありません。
この問題は、インテル® Quartus® Prime 開発ソフトウェアの今後のリリースで修正される予定はありません。
 

関連製品

本記事の適用対象: 6 製品

インテル® Arria® 10 FPGA & SoC FPGA
インテル® Cyclone® 10 GX FPGA
インテル® Stratix® 10 GX FPGA
インテル® Stratix® 10 MX FPGA
インテル® Stratix® 10 SX SoC FPGA
インテル® Stratix® 10 TX FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。