記事 ID: 000093764 コンテンツタイプ: トラブルシューティング 最終改訂日: 2023/11/07

インテル® Quartus® Prime Pro Edition バージョン 22.4 以前で 2x8 256 ビット・モードで構成されている場合、PCI Express* のマルチチャネル DMA インテル® FPGA IP で 512 ビットのAvalon®・メモリーマップド・インターフェイスが生成されるのはなぜですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
    インターフェイス
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

インテル® Quartus® Prime Pro Edition ソフトウェア・バージョン 22.4 以前の問題により、PCI Express* のマルチチャネル DMA インテル® FPGA IPを 2x8 256 ビット・モードで構成すると、誤って 512 ビット・データ・インターフェイスが生成されます。

解決方法

この問題を回避するには、公開されている 512 ビット インターフェイスの下位 256 ビットのみを使用します。

この問題は、インテル® Quartus® Prime Pro Edition ソフトウェアの今後のリリースで修正される予定です。

関連製品

本記事の適用対象: 2 製品

インテル® Stratix® 10 FPGA & SoC FPGA
インテル® Agilex™ FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。