記事 ID: 000092748 コンテンツタイプ: エラッタ 最終改訂日: 2022/10/26

SDI II インテル® FPGA IPレシーバーが SD-SDI ビデオ規格を受信する際にビデオ標準を検出するまでに時間がかかるのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 22.3 およびスタンダード・エディション・ソフトウェア・バージョン 21.1 以前の問題により、SDI II インテル® FPGA IPレシーバーが SD-SDI ビデオ・スタンダードを受信する際にビデオ標準を検出するまでには長い時間がかかる可能性があります。

    この問題は、 rx_coreclk のクロックソースと SDI II インテル FPGA IPのxcvr_refclk が 0 ppm 許容値である場合に発生する可能性があります。

    解決方法

    インテル® Quartus® Prime 開発ソフトウェア・スタンダード・エディション バージョン 18.1 でこの問題を解決するパッチが利用可能です。
    以下の該当するリンクからパッチ 0.23stdダウンロードしてインストールし、プログラミング・ファイルを生成し直してください

    この問題は、インテル Quartus Prime 開発ソフトウェア・プロ・エディション / スタンダード・エディションの今後のリリースで修正される予定です。

    関連製品

    本記事の適用対象: 7 製品

    インテル® Stratix® 10 FPGA & SoC FPGA
    インテル® Agilex™ 7 FPGA & SoC FPGA I シリーズ
    Arria® V FPGA & SoC FPGA
    インテル® Arria® 10 FPGA & SoC FPGA
    Cyclone® V FPGA & SoC FPGA
    インテル® Cyclone® 10 GX FPGA
    Stratix® V FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。