記事 ID: 000092238 コンテンツタイプ: トラブルシューティング 最終改訂日: 2022/10/13

Fmax サマリー・レポートの外部メモリー・インターフェイスの *_vco_clk および *_vco_clk_1 の制限付き Fmax インテル® Arria® 10 FPGA IP は Fmax よりもはるかに低いのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • 外部メモリー・インターフェイスインテル® Arria® 10 FPGA
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 22.2 以前の問題により、外部メモリー・インターフェイスの *_vco_clk および *_vco_clk_1 の制限付き Fmax インテル® Arria® 10 FPGA IP は、Fmax サマリーレポートの Fmax よりもはるかに低くなる場合があります。

    解決方法

    10 個の FPGA IP クロックインテル® Arria®対象の外部メモリー・インターフェイスの制限付き Fmax を安全に無視できます。

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 22.3 以降で修正されています。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Arria® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。