記事 ID: 000091592 コンテンツタイプ: エラーメッセージ 最終改訂日: 2023/06/01

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション® v21.2 の動作周波数が高いマルチランク DDR4 LRDIMM で、インテル Agilex 7 FPGA EMIF トラフィック・ジェネレーターが失敗する原因

環境

  • インテル® Quartus® Prime 開発ソフトウェア
  • インテル® FPGA 向けプログラミング・ソフトウェア
  • メモリーモデル
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    BL8 バーストの開始時または終了時に、インテル Agilex® 7 デバイスの EMIF トラフィック・ジェネレーターでビットエラーが発生する可能性があります。この不具合は、主にバスのリードタイム設定が不正確なために発生します。

    解決方法

    ® インテル Agilex 7 デバイス EMIF トラフィック・ジェネレーターは、EMIF IP GUI->コントローラー・タブを通じて、バスのリードタイムを以下のパラメーターに追加した後に経過し始めます。例えば、以下のパラメーターで + 3 サイクル。


    rd_to_wr_same_chip

    wr_to_rd_same_chip

    rr_to_rd_diff_cihp

    rd_to_wr_diff_chip

    wr_to_wr_diff_chip

    wr_to_rd_diff_chip

    追加情報

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションの今後のリリースで修正される予定です。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Agilex™ FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。