記事 ID: 000091590 コンテンツタイプ: エラーメッセージ 最終改訂日: 2023/06/01

効率モニターを有効にしたインテル Agilex 7 FPGA EMIF IP のデザイン例を®シミュレーション中に、ModelSim* - インテル® FPGA・ソフトウェア・シミュレーターでエラーが発生する理由とは?

環境

  • インテル® Quartus® Prime 開発ソフトウェア
  • インテル® FPGA 向けシミュレーション・ツール
  • 外部メモリー・インターフェイス・デバッグ・コンポーネント・インテル® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    効率モニターが有効になっている インテル Agilex® FPGA EMIF IP デザイン例のレジスター転送レベル (RTL) シミュレーションの実行中に、次のエラーメッセージでエラーが発生します。

    エラー (vsim-8604) ../ip/ed_sim/ed_sim_dut/altera_amm_effmon_191/sim/altera_amm_effmon_single_top.sv(246): 分割操作による NaN (数字ではありません)

    解決方法

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 21.2 以降のバージョンで修正されています。

    関連製品

    本記事の適用対象: 2 製品

    インテル® Agilex™ FPGA & SoC FPGA
    インテル® FPGA コンフィグレーション・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。