記事 ID: 000090932 コンテンツタイプ: トラブルシューティング 最終改訂日: 2022/07/01

TERMINATION ポートプロパティを使用する際、カスタム・プラットフォーム・デザイナー・コンポーネントのシミュレーション中にポート値が無視されるのはなぜですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション v22.1 の問題により、プラットフォーム・デザイナーが生成する HDL コードは、終端された入力ポートを表示しません。

たとえば、次の設定を適用するとします。

add_sv_interface バス mem_ifc
set_parameter_property my_interface_parameter SV_INTERFACE_PARAMETER バス
 
set_port_property clk SV_INTERFACE_PORT バス
set_port_property・リセット・SV_INTERFACE_PORT・バス
 
set_port_property write_in SV_INTERFACE_SIGNAL バス
set_port_property writedata_in SV_INTERFACE_SIGNAL バス
set_port_property readdata_out SV_INTERFACE_SIGNAL バス
set_port_property address_in終了が真
set_port_property readdatavalid_out終了が true

 

プラットフォーム・デザイナーは、2 つのクロスアウト行が見つからない、誤った HDL コードを生成します。

mem_ifc #(
.my_interface_parameter ("FOO")
) my_ip_0_bus (
.clk (clk)、/入力、幅 = 1、バス
.reset (リセット) // 入力、幅 = 1、バス
);

my_ip my_ip_0 (
.bus (my_ip_0_bus) // インターフェイス、幅 = 1、mem_ifc.bus

        .address_in (10'b0000000000)、// (終了)                   
.readdatavalid_out () // (終了) 
);

my_ip_0_bus.writedata_in = writedata_inを割り当てます。

readdata_outを割り当てる = my_ip_0_bus.readdata_out;

my_ip_0_bus.write_in = write_inを割り当てます。

address_inを割り当てる = 10'b0000000000;

 

 

解決方法

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 22.1 でこの問題を解決するパッチが利用可能です。以下の該当するリンクからパッチ 0.12ダウンロードしてインストールします。

Windows 用パッチ 0.12 (.exe) をダウンロード

Linux 用パッチ 0.12 をダウンロード (.run)

Readme for patch 0.12 (.txt) をダウンロード

この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 22.2 から修正されています。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。