記事 ID: 000090912 コンテンツタイプ: トラブルシューティング 最終改訂日: 2022/12/13

インテル® Stratix®10 FPGA EMIF デバッグ・ツールキットが [メモリー構成] タブの IP レート・パラメーターに間違った値を表示している理由とは?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • 外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 21.4 の問題により、EMIF デバッグ・ツールキットが IP レート・パラメーターで誤った値を示しています。

    この問題は、EMIF デバッグ・ツールキットが IP レートではなく PHY レートを参照するためです。

     

     

    解決方法

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 22.3 以降で修正されました。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Stratix® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。