記事 ID: 000090171 コンテンツタイプ: エラーメッセージ 最終改訂日: 2023/02/24

Cadence Xcelium* シミュレーターを使用して PCI Express* デザイン例テストベンチ用の インテル Agilex® 7 FPGA R タイル・® Avalon・ストリーミング・インテル® FPGA IPを使用する際、シミュレーション・エラーが発生する原因は何ですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
    アプリケーション 例 PCI Express* の Avalon ストリーミング・ハード IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 21.4 以前の問題により、次のエラーが発生する可能性があります。

xmelab: *F,CUMSTS: 1 つ以上のモジュールに存在しないタイムスケール・ディレクティブ。
xmsim: 20.03-s005: (c) 著作権 1995-2020 Cadence Design Systems, Inc.
xmsim: *F、NOSNAP: スナップショット 'pcie_ed_tb.pcie_ed_tb' はライブラリーには存在しません。

 

 

解決方法

この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 22.3 で修正されました。
注: Xcelium シミュレーターのサポートは、オーダリング・パーツ・ナンバー (OPN) にサフィックス R2 または R3 が付いたデバイスでのみ利用可能です。

関連製品

本記事の適用対象: 1 製品

インテル® Agilex™ FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。