記事 ID: 000088758 コンテンツタイプ: エラーメッセージ 最終改訂日: 2023/04/18

警告 (332174): *_altera_stratix10_interface_generator_*.sdc(3) で無視されたフィルター: emac_ptp_ref_clock_clkをポートと一致できませんでした。

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション v21.3 以前の問題により、インテル® Stratix® 10 デバイスの HPS で emac_ptp_ref_clock_clk ピンを有効化すると、次の警告メッセージが表示される場合があります。

    警告(332174): *_altera_stratix10_interface_generator_*.sdc(3) で無視されたフィルター: emac_ptp_ref_clock_clkをポートと一致できませんでした。

    解決方法

    この問題を回避するには、次の説明のようにタイミング制約を使用してください。

    create_clock -period <period 値> -name <clock_name> [get_ports {ターゲットemac_ptp_ref_clock_clk名}]

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション / スタンダード・エディションのバージョン 22.4 以降で修正されています。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Stratix® 10 SX SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。