E タイル・リファレンス・クロック入力バッファー構造では、外部 AC 結合コンデンサーを追加することをお勧めします。
内部には 50 分の 2 の終端があり、100 分の並列終端として機能します。これらのコンデンサーの例については 、インテル® Stratix® 10 TX FPGA シグナル・インテグリティー開発キットを参照してください。

E タイル・トランシーバー PHY ユーザーガイド図 64 を参照してください。IO パッドリング - トランシーバー・リファレンス・クロック入力パッド
E タイル・リファレンス・クロック入力バッファー構造では、外部 AC 結合コンデンサーを追加することをお勧めします。
内部には 50 分の 2 の終端があり、100 分の並列終端として機能します。これらのコンデンサーの例については 、インテル® Stratix® 10 TX FPGA シグナル・インテグリティー開発キットを参照してください。

E タイル・トランシーバー PHY ユーザーガイド図 64 を参照してください。IO パッドリング - トランシーバー・リファレンス・クロック入力パッド
1
本サイトでのすべてのコンテンツの投稿および使用には、Intel.com の利用規約が適用されます。
このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。