記事 ID: 000088401 コンテンツタイプ: トラブルシューティング 最終改訂日: 2023/03/14

インテル® Stratix® 10 および® インテル Agilex 7 SoC FPGAsで HPS が再起動に失敗する原因は何ですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 21.3 以降の問題により、以下の両方の条件に該当する場合、Linux の 「reboot」コマンドを使用して HPS の再起動に失敗する可能性があります。

  • デバイスは JTAG を介してプログラムされます
  • MSEL が ASx4 モードに設定されています。

トグル する nCONFIG は動作に影響を与えない可能性があり、デバイスの電源を入れ替える必要があります。これは、すべてのインテル® Stratix® 10 SoC および インテル Agilex 7 SoC FPGA® デザインに影響を与することが知られています。

 

 

解決方法

この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 21.4 以降で修正されています。

関連製品

本記事の適用対象: 3 製品

インテル® Agilex™ FPGA & SoC FPGA
インテル® Stratix® 10 SX SoC FPGA
インテル® Stratix® 10 TX FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。