記事 ID: 000087870 コンテンツタイプ: エラーメッセージ 最終改訂日: 2023/08/08

エラー (20561): IOPLL は、<name> <location> 通常またはソース同期補正を使用する IOPLL で使用できないため</location>、その場所に配置できませんでした</name>

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • IOPLL インテル® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    このエラーは、インテル® Quartus® Prime Pro Edition ソフトウェア v21.3 以前では、Intel Agilex® 7 F シリーズ SoC FPGA デバイスのバンク 3C および 3D で IOPLLs を使用する場合に表示されることがあります。

    このエラーは、HPS 共有 GPIO バンク (3C & 3D) がノーマルおよびソース・シンクロナス補正モードで IOPLLs をサポートしていないために発生します。

    解決方法

    IOPLL を通常モードまたはソース・シンクロナス・モードで動作する必要がある場合は、HPS バンクに隣接していない場所を選択します。あるいは、別の IOPLL 補正モードを選択します。

    この情報は、 Intel Agilex® 7 FPGA・クロッキングおよび PLL ユーザーガイドの今後のリリースに追加される予定です。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Agilex™ 7 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。