記事 ID: 000087343 コンテンツタイプ: トラブルシューティング 最終改訂日: 2017/05/10

Is there a known issue in the Quartus Prime software with Analog-to-Digital Converter (ADC) I/O rule checking in MAX 10 devices?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
    モジュラー ADC コア・インテル® FPGA
    モジュラー・デュアル ADC コア・インテル® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Yes, due to an issue in Quartus® Prime software versions 16.1.2 and earlier, the fitter does not perform the Analog-to-Digital Converter (ADC) I/O Restriction physical rule based checking in MAX® 10 devices. 

These rules define the number of General Purpose I/Os (GPIO) allowed in a particular bank based on the I/O's drive strength, when using ADCs in the design. These rules are based on noise calculation to analyze accurately the impact of I/O placement on the ADC performance.

回避 策

This issue is fixed in Quartus Prime software version 17.0 

 

関連製品

本記事の適用対象: 1 製品

インテル® MAX® 10 FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。