記事 ID: 000087147 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/02/08

PCI Express ルートポートのStratix V ハード IP にサポートされていない割り込み信号を含む

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

PCI Express* 向けStratix V ハード IP の最上位 HDL ファイル ルートポートには次のサポートされていない信号が含まれます:aer_msi_num、pex_msi_num、app_msi_req、app_msi_ack、app_msi_tc[2:0]、 app_msi_num[4:0]。ただし、これらの信号は次の目的では使用できません。 ルートポート。

解決方法

この問題は、Stratix V ハードバージョン 11.1 SP2 で修正されています。 PCI Express IP コアの IP。

関連製品

本記事の適用対象: 1 製品

Stratix® V FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。