記事 ID: 000087103 コンテンツタイプ: トラブルシューティング 最終改訂日: 2014/12/31

Stratix IV およびCyclone IV デバイスにおける RapidIO IP コアのタイミングの問題

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

Cycloneをターゲットとする RapidIO IP コアをコンパイルする場合 IV デバイスまたはStratix IV デバイスの場合、セットアップのタイミングが発生する可能性があります 特にメンテナンス・モジュールでの違反。

解決方法

この問題を回避するには、標準の Quartus® II タイミングを使用します。 Quartus® II デザイン・スペース・エクスプローラーにおけるシードスイープの戦略 および LogicLock 領域の定義を行います。

この問題は、将来のバージョンの RapidIO で修正される予定です。 IP コア。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。