クリティカルな問題
このエラーは、VHDL シミュレーション・モデルの 2 倍のシミュレーション中に表示されることがあります。 Mentor Modelsim または Aldec Riviera-PRO の高精度ALTERA_FP_MATRIX_MULT IP ソフトウェア。
この問題を回避するには、Verilog HDL シミュレーション・モデルを使用するか、 VHDL シミュレーションを生成する際に 、混合言語 のシミュレーションが可能 モデル。
クリティカルな問題
このエラーは、VHDL シミュレーション・モデルの 2 倍のシミュレーション中に表示されることがあります。 Mentor Modelsim または Aldec Riviera-PRO の高精度ALTERA_FP_MATRIX_MULT IP ソフトウェア。
この問題を回避するには、Verilog HDL シミュレーション・モデルを使用するか、 VHDL シミュレーションを生成する際に 、混合言語 のシミュレーションが可能 モデル。
1
本サイトでのすべてのコンテンツの投稿および使用には、Intel.com の利用規約が適用されます。
このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。