記事 ID: 000087044 コンテンツタイプ: トラブルシューティング 最終改訂日: 2014/12/31

RapidIO II IP コア I/O 論理層スレーブポートには、継続的な書き込み信号の処理が必要です

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

RapidIO II IP コア I/O 論理層スレーブポートには、 Avalon-MM マスターが信号を主張する ios_rd_wr_write 受信書き込みバーストの全期間連続。 Avalon-MM マスターモジュールが信号を取り出す場合 ios_rd_wr_write RapidIO II IP コアに書き込みデータを送信している間、IP コアが正しく入力データを複数の送信に分割する ラピッドIO リンク上のパケット。

解決方法

この問題を回避する方法はありません。すべてのAvalon-MM が必要です。 RapidIO と通信するデザインのマスターモジュール II IP コア I/O 論理層スレーブポートは、次の要件を満たします。 信号を ios_rd_wr_write 連続的に主張し、 RapidIO II IP コアへの書き込みバーストの全持続時間。

この問題は、RapidIO II IP コアのバージョン 14.1 で修正されています。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。