このエラーは、680、530、360、290 の密度を持つStratix® IV デバイスのクロックピンに 800MHz のトグルレートと LVDS I/O アサインメントを割り当てようとすると、このエラーが発生します。
表 1-42 のStratix IV デバイスの DC およびスイッチング特性 (PDF) には、-2/-2 倍のスピードグレード・デバイスでは、800MHz がfHSCLK_in (入力クロック周波数) の True Differential I/O 規格に対応していると記載されています。 これは、上記の高密度デバイスには適用されません。