記事 ID: 000086969 コンテンツタイプ: トラブルシューティング 最終改訂日: 2013/06/28

STRATIX V PCI Express IP コア第 2 世代のハード IP は、12.0 SP1 でダウンレーンする可能性があります

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    STRATIX V PCI Express IP Core Gen2 バリアントのハード IP は、次の場合があります。 インテル® Quartus® II ソフトウェアのリリース 12.0 SP1 におけるダウンレーン。このことが PLL 設定が正しくない場合に生じます。

    解決方法

    この問題は、Quartus® II ソフトウェアのバージョン 13.0 で修正されています。

    関連製品

    本記事の適用対象: 1 製品

    Stratix® V FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。