記事 ID: 000086950 コンテンツタイプ: トラブルシューティング 最終改訂日: 2016/06/14

quartus_hpsによるプログラミングの後に NAND メモリーの不良ブロックが使用されているのはなぜですか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    quartus_hps ツールは、工場の NAND 不良ブロックマーカーとソフトウェアが保持している不正ブロックテーブルの両方を消去します。これにより NAND の運用が不安定化する可能性があります。現象としては、NAND からの断続的または永続的な起動障害、NAND を使用して HPS からFPGAを設定しなかったり、NAND CRC エラーが含まれます。

    解決方法

    この問題を回避するには、U-Boot または Linux を使用して NAND メモリーをプログラムしてください。

    注: U-boot は Arm* DS-5 Altera Edition デバッガーまたは FPGA on-chip-ram から読み込むことができます。HPS イーサネットまたはデバッガーを使用して、プログラミング用の u-boot で使用する NAND イメージを SDRAM に転送できます。

    この問題は、今後のインテル® Quartus® リリースで修正される予定です。

    関連製品

    本記事の適用対象: 4 製品

    Cyclone® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SE SoC FPGA
    インテル® Arria® 10 SX SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。