記事 ID: 000086948 コンテンツタイプ: 製品情報 & ドキュメント 最終改訂日: 2016/10/17

インテル® Arria® 10 FPGA HPS に外部メモリー・インターフェイスを接続せずにブートローダーを生成するにはどうすればよいですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    SoC EDS ソフトウェア・バージョン 15.1 以降の問題により、インテル® Quartus® Prime ソフトウェア (hps_isw_handoff) によって作成されたソフトウェア・ハンドオフ・ファイル・ディレクトリーに emif.xml が存在しない限り、BSP-Editor はブートローダーの生成を許可しません。

    emif.xml ファイルがソフトウェア・ハンドオフ・フォルダーに作成されるのは、インテル® Arria® 10 SoC HPS コンポーネントの外部メモリー・インターフェイス・コンジットが有効化されている場合のみです。

    解決方法

    SoC EDS ソフトウェア バージョン 15.1 以降でこの問題を回避するには、以下の手順に従ってください。

    1. Quartus® Prime ソフトウェアでデザインコンパイルし、hps_isw_handoff フォルダーを生成します

    2. テキストエディタで、次の内容を含む emif.xml という名前のファイルを作成しhps_isw_handoff フォルダに保存します

    <?xml version="1.0"?>

    <エミフ>

    </emif>

    3. BSP エディターで BSP を作成します

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション / スタンダード・エディションのバージョン 19.1 のそれぞれのバージョン SoC EDS で修正されています。

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。