記事 ID: 000086906 コンテンツタイプ: トラブルシューティング 最終改訂日: 2018/10/15

インテル® Arria® 10 および インテル Cyclone® 10 GX I/O PLL は、デバイス・データシートに記載されている VCO 周波数を最小値未満に設定できますか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • インテル® Quartus® Prime 開発ソフトウェア・スタンダード・エディション
  • 外部メモリー・インターフェイスインテル® Arria® 10 FPGA
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Arria® 10 で PHYLite または外部メモリー・インターフェイス IP を使用し、10 GX デバイスをインテル Cyclone®する場合、これらの IP における I/O PLL の VCO 周波数は、デバイス・データシートに記載されている 600 MHz の最小値より低くなります。サポートされる最低周波数は 280MHz です。VCO 周波数は、PLL の使用概要>インテル Quartus® Prime ソフトウェア・フィッター・レポート>表示されます。

    VCO 周波数が 600MHz 未満の場合、PHYLite および外部メモリー・インターフェイス IP では追加の PLL 出力クロックはサポートされません。

    関連製品

    本記事の適用対象: 2 製品

    インテル® Arria® 10 FPGA & SoC FPGA
    インテル® Cyclone® 10 FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。