記事 ID: 000086898 コンテンツタイプ: トラブルシューティング 最終改訂日: 2018/07/26

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 18.0 で、外部メモリー・インターフェイス IP のトラフィック・ジェネレーター 2.0 オプションが無効になっているのはなぜですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
    外部メモリー・インターフェイスインテル® Arria® 10 FPGA
    外部メモリー・インターフェイス・インテル® Stratix® 10 FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

外部メモリー・インターフェイス IP の 診断 タブにある 構成 可能な Avalon トラフィック・ジェネレーター 2.0 を使用する オプションは、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 18.0 ではサポートされていません。

解決方法

このトラフィック・ジェネレーター 2.0 オプションは、Quartus® Prime 開発ソフトウェア・プロ・エディションの今後のリリースでサポートされる予定です。

関連製品

本記事の適用対象: 3 製品

インテル® Arria® 10 FPGA & SoC FPGA
インテル® Cyclone® 10 FPGA
インテル® Stratix® 10 FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。