インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 19.3 の問題により、合成中にこのエラーが表示される場合があります。このエラーは、RAM_BLOCK_TYPEが M20K に設定され、バージョン 19.2 からアップグレードされたエンベデッド・メモリー IP を含むデザインで発生します。
以下のエンベデッド・メモリー IP が影響を受ける
- RAM: 1 ポート インテル FPGA IP
- RAM: 2 ポート インテル FPGA IP
- RAM: 4 ポート インテル FPGA IP
- ROM: 1 ポートインテル FPGA IP
- ROM: 2 ポート インテル FPGA IP
影響を受けるのは、インテル® Stratix® 10、インテル® Arria® 10、インテル® Cyclone® 10 GX を対象とするデザインのみです。
この問題を回避するには、バージョン 19.3 で RAM IP を再作成するか、バージョン 19.1 から IP をアップグレードします。
この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションの今後のリリースで修正される予定です。