記事 ID: 000086773 コンテンツタイプ: トラブルシューティング 最終改訂日: 2019/06/17

インテル® STRATIX® 10、インテル Arria® 10、10 GX デバイスの差動オンチップ終端 (OCT) IBIS モデルでの LVDS 入力 インテル Cyclone®の精度に問題がありますか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

はい。インテル® STRATIX® 10、インテル Arria® インテル Cyclone® 10、10 GX デバイスでは、100 本の 100 スピン・オンチップ終端 (OCT) IBIS モデルでの LVDS 入力の精度に問題があります。

解決方法

IBIS シミュレーション中に、100 デファレンシャル終端を入力 IBIS モデルの近くに追加して、OCT 100 のクリューションを有効にした LVDS 入力の最悪のシナリオをシミュレートします。

関連製品

本記事の適用対象: 3 製品

インテル® Cyclone® 10 GX FPGA
インテル® Stratix® 10 FPGA & SoC FPGA
インテル® Arria® 10 FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。