記事 ID: 000086706 コンテンツタイプ: トラブルシューティング 最終改訂日: 2017/05/30

ユーザー読み取り要求がないのに、Arria 10 DDR4 MMR 信号 (mmr_slave_readdatavalid_0) が切り替えるのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • 外部メモリー・インターフェイスインテル® Arria® 10 FPGA
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    Arria® 10 DDR4 IP パラメーター・エディターの [コントローラー] タブで [Memory-Mapped Configuration and Status Register (MMR) インターフェイスを有効にする] オプションがオンになっている場合、ユーザー読み取り要求がない場合でも MMR 信号 (mmr_slave_readdatavalid_0) が切り替わる可能性があります。

    解決方法

    この問題は、インテル® Quartus® Prime 開発ソフトウェアの今後のリリースで修正される予定です。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Arria® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。