記事 ID: 000086696 コンテンツタイプ: 製品情報 & ドキュメント 最終改訂日: 2018/06/14

10CX085 U84 パッケージで VCCIO3B と VREFB3BN0 ピンを接続する方法は?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

インテル® Cyclone® 10 GX FPGAsの場合、10CX085 U484 パッケージには I/O バンク 3B がありません。しかし、I/O バンク 3B ピンは、ピンファイル内に VREFB3BN0 および VCCIO3B として存在しています。これらのピン位置は、H2、J1、K2、および K3 です。ピンファイルは、正しい割り当てをグランドに配置する必要がある間、これらのピンを電源に接続することを提案します。

解決方法

これらのピンをすべてグランドに接続します。

この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 18.1 以降で修正されています。

関連製品

本記事の適用対象: 1 製品

インテル® Cyclone® 10 GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。