記事 ID: 000086605 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/12

クリティカル警告 (21688): 周囲の 1.0 V I/O ピンを含む 1.0 V I/O の合計相互インダクタンス (Lm) は、nH の合計相互インダクタンス値>

環境

  • インテル® Quartus® Prime 開発ソフトウェア・スタンダード・エディション
  • 汎用コンポーネント
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    インテル® MAX® 10 FPGAの 相互結合スプレッドシート に基づく合計相互インダクタンス要件を満たしているにもかかわらず、同じバンク内に 1.0 V I/O 標準ピンを取り囲むピンを配置すると、このエラーが発生する可能性があります。これは、インテル® Quartus® Prime ソフトウェアとスプレッドシートの両方の古いデータベースが原因で既知の問題です。

    解決方法

    この問題は、インテル® Quartus® Prime ソフトウェア・バージョン 22.1 ですでに修正されています。

     

    関連製品

    本記事の適用対象: 1 製品

    インテル® MAX® 10 FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。