記事 ID: 000086558 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/09/11

MAX II ユーザー・フラッシュメモリー (UFM) ブロック DRCLK および ARCLK 入力ポートのデューティ・サイクル・トレランスについて教えてください。

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 MAX II UFM DRCLK および ARCLK 入力ポートは、約 45% から 55% のデューティサイクルを受け入れます。

関連製品

本記事の適用対象: 1 製品

MAX® II CPLD

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。