記事 ID: 000086554 コンテンツタイプ: トラブルシューティング 最終改訂日: 2014/04/15

PCI Express* で Arria 10 ハード IP を使用すると NCSim* シミュレーション・エラーが発生するのはなぜですか?

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細
You may see the error below in NCSim when using the Arria® 10 Hard IP for PCI Express®, due to a missing timescale
ncelab: *F,CUMSTS: Timescale directive missing on one or more modules.
ncsim: 13.10-s012: (c) Copyright 1995-2013 Cadence Design Systems, Inc.
ncsim: *F,NOSNAP: Snapshot 'top_tb' does not exist in the libraries.

関連製品

本記事の適用対象: 4 製品

インテル® Arria® 10 FPGA & SoC FPGA
インテル® Arria® 10 GX FPGA
インテル® Arria® 10 SX SoC FPGA
インテル® Arria® 10 GT FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。