記事 ID: 000086535 コンテンツタイプ: トラブルシューティング 最終改訂日: 2019/03/15

HPS Shared I/O をファブリックに割り当てるのはいつFPGA利用できますか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    HPS がリセット状態でも、FPGA構成後に利用できます。

    解決方法

    この情報は、今後 のリリースArria® 10 SoC デバイス・デザイン・ガイドライン に反映されます。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Arria® 10 SX SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。