記事 ID: 000086504 コンテンツタイプ: 製品情報 & ドキュメント 最終改訂日: 2012/09/11

Cyclone III デバイスの電源オン・リセット (POR) 時間を最小化するにはどうすればよいですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

MSEL ピン設定に応じて高速 POR 時間または標準 POR 時間を選択することで、Cyclone® III デバイスの POR 時間を最小限に抑えることができます。高速な POR 時間は 3ms < TPOR < 9ms で、コンフィグレーション時間を短縮します。標準的な POR 時間は 50ms < TPOR < 200ms で、消費電力ランプレートが低くなります。いずれの場合も、外部コンポーネントを使用して nPORUS ピンを低く主張することで、POR 時間を延長できます。

POR 回路を無効またはバイパスすることはできません。

関連製品

本記事の適用対象: 1 製品

Cyclone® III FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。