インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションの視覚的な問題により、プラットフォーム・デザイナーで他の IP をクリックして戻ると、HPS IP ピン Mux GUI インテル Agilex® 7 FPGA で EMAC A の設定が RMII から RGMII に変更される場合があります。
RMII インターフェイス設定は有効で、RMII インターフェイス I/O 割り当ての高度な IP 配置を参照できます。
インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションの視覚的な問題により、プラットフォーム・デザイナーで他の IP をクリックして戻ると、HPS IP ピン Mux GUI インテル Agilex® 7 FPGA で EMAC A の設定が RMII から RGMII に変更される場合があります。
RMII インターフェイス設定は有効で、RMII インターフェイス I/O 割り当ての高度な IP 配置を参照できます。
1
本サイトでのすべてのコンテンツの投稿および使用には、Intel.com の利用規約が適用されます。
このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。