記事 ID: 000086268 コンテンツタイプ: トラブルシューティング 最終改訂日: 2017/06/13

DE10-Nano SoC システムの MPU クロック周波数が低く設定されているのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime 開発ソフトウェア・スタンダード・エディション・バージョン 17.0 以前の問題により、デフォルトオプションが 5CSEBA6U2317DK デバイスで指定されている場合、MPU クロック周波数が正しく設定されていない可能性があります。

    HPS IP パラメーター・エディターの [出力クロック] タブでデフォルトのオプションが選択されている場合、MPU クロックレートは 0 に設定されます。

    解決方法

    インテル Quartus Prime スタンダード・エディション・ソフトウェア・バージョン 17.0 以前のバージョンでこの問題を回避するには:

    1. プラットフォーム・デザイナーの HPS IP パラメーター・エディターの出力クロックのページを開きます
    2. [デフォルトの MPU クロックを使用する] 設定をオフにします。
    3. MPU クロックボックスで MPU クロックレートを 800 に手動で 設定 します。
    4. プラットフォーム・デザイナー・システムを生成し直します。
    5. インテル Quartus Prime ソフトウェア・プロジェクトを再コンパイルします。
    6. BSP-Editor を使用して新しいプリローダーを生成します。

    この問題は、インテル Quartus Prime スタンダード・エディション・ソフトウェア v17.1 で修正されています。

    関連製品

    本記事の適用対象: 3 製品

    Cyclone® V SE SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SX SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。