記事 ID: 000086225 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/09/11

インテル® Quartus® II ソフトウェア・バージョン 9.0 がリリースされて以来、Cyclone III デバイスファミリーの M9K ブロックタイミング解析は更新されていますか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

はい。Quartus® II ソフトウェア・バージョン 9.0 のリリース後、M9K ブロックのタイミング解析がCyclone® III デバイスファミリー向けに更新されました。このアップデートでは、M9K ブロックへのクロック・イネーブル・パスを分析する機能が追加されます。

お使いのデザインがこのアップデートの影響を受けているかどうかを確認するには、次の手順に従ってください。

Figure 1

(*)--force_dat オプションを使用して -force_dat オプションまたはコマンドラインを使用して Time Customization Tcl コンソールでネットリストを作成します。このオプションは、Quartus® II ソフトウェア・バージョン 9.0 のパッチ適用済みバージョンでのみ必要であり、バージョン 9.0 SP1 では必要ありません。

以下のリンクを使用して、スクリプト、パッチ、関連する readme ファイルをダウンロードできます。

関連製品

本記事の適用対象: 1 製品

Cyclone® III FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。