記事 ID: 000086176 コンテンツタイプ: エラーメッセージ 最終改訂日: 2019/03/15

エラー: alt_pr.avmm_slave (0x0..0x3f) がマスターのアドレス範囲外 (0x0.0x7)

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    Qsys で Arria® 10 SX BSP board.sys ファイルを開き、Quartus® Prime ソフトウェア・バージョン 17.0 を使用して [すべてのシステム情報を同期] オプションを選択すると、このエラーメッセージが表示されることがあります。

    解決方法

    この問題は、Quartus® Prime ソフトウェアの今後のバージョンで修正される予定です。この問題を回避するには、pipe_stage_alt_prの [アドレスの幅] を変更し、clock_cross_host_alt_prを 6 に変更します。clock_cross_host_alt_pr.s0 のアドレスを0xcf00または0xcf40に移動します。

    ベースリビジョンを再コンパイルする場合、ACL_PRCONTROLLER_OFFSET値を0xcf40に変更することで、このアドレス変更を次のファイル a10soc/arm32/driver/hw_mmd_constants.h にも反映する必要があります。

     

     

     

    関連製品

    本記事の適用対象: 1 製品

    インテル® Arria® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。