記事 ID: 000086148 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/06/23

VCO が約 1066MHz (インターフェイス周波数約 266/533/1066MHz) で動作するのに、パラレル・インターフェイスの PHY Lite インテル FPGA IPfail がハードウェアで失敗するのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime Pro Edition ソフトウェア・バージョン 21.2 以前の問題により、VCO 周波数インテル FPGA IPパラレル・インターフェイスの PHY Lite が約 1066MHz (つまり、インターフェイス周波数が 266MHz、533MHz、または 1066MHz 付近) の場合、最大 800 サイクルの出力パスでデータスリップが発生することがあります。この問題はIntel Agilex® 7 FPGAデバイスにのみ影響し、PVTに依存しており、ハードウェアテストが成功した後でも発生する可能性があります。

    解決方法

    インテル® Quartus® Prime Pro Edition ソフトウェア・バージョン 21.2 でこの問題を修正するためのパッチが作成されています。

    この問題は、インテル® Quartus® Prime Pro Edition ソフトウェアのバージョン 21.3 で修正されています。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Agilex™ FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。