記事 ID: 000086122 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/09/11

Stratix、Stratix GX、またはCycloneデバイスの DATA コンフィグレーションの入力信号にプルアップ抵抗が必要ですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 ダウンロード・ケーブル (ByteBlasterMV、ByteBlaster II、または MasterBlaster) を使用して、ボードに実装されたコンフィグレーション・スキームのみがパッシブ・シリアルの場合、データ入力信号では Vccio へのプルアップ抵抗を推奨します。このプルアップ抵抗により、ケーブルがボードに接続されていないときに DATA 入力がフローティングしないようにします。

ボードが他のコンフィグレーション・スキーム (コンフィグレーション・デバイスまたはプロセッサー・ベース) を実装している場合、プルアップ抵抗は不要です。このようなシナリオでは、コンフィグレーション・デバイスまたはプロセッサーは、有効な TTL ロジックレベルで DATA 入力を保持する必要があります。

関連製品

本記事の適用対象: 1 製品

Stratix® FPGAs

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。