記事 ID: 000085954 コンテンツタイプ: トラブルシューティング 最終改訂日: 2014/10/03

RapidIO IP Core I/O 論理層スレーブ・モジュールは、応答中にタイムアウトが発生した場合に不正なリード応答データを提供します

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

I/O 論理層スレーブを含む RapidIO IP コアの場合 モジュールが読み取り要求に応答し、送信中です。 Avalon-MM トランザクションがタイムアウトした場合にデータを読み取ります。 まだ送信されなかった読み取りデータが破損しています (0 に設定)。

また、RapidIO IP コアが正しく応答しなくなる場合があります。 次の I/O スレーブ・コマンドに対して、I/O スレーブポートで受信します。 IP コアは、タイムアウトとしてこのトランザクションに誤ってフラグを立てる可能性があります。 または、要求よりも小さいペイロードの読み込みデータを提供する場合があります。次の情報を提供 読み取りレスポンスのペイロードが小さいと、元の依頼者が原因となる場合があります。 ハングアップします。

解決方法

この問題を回避する方法はありません。発生する可能性を最小限に抑える この問題は、フィールドに高いタイムアウト値を設定する必要があります。 VALUE AT Port Response Time-Out Control CSR オフセットのうち 0x124。

この問題は、将来のバージョンの RapidIO で修正される予定です。 IP コア。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。