記事 ID: 000085919 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/09/11

デザイン・スペース・エクスプローラーが、Cyclone II またはStratix II デバイスを対象としたデザインをコンパイルするときに不明な値を返すのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Quartus® II ソフトウェアの問題により、デザイン・スペース・エクスプローラーは、Stratix® II または Cyclone® II デバイスを対象としたデザインをコンパイルする際に不明な値を返す場合があります。この問題は、デザイン・スペース・エクスプローラーが Time2 タイミング・アナライザーの代わりに古いクラシック・タイミング・アナライザーを使用しようとしたときに発生します。

この問題を回避するには、Quartus® II 設定ファイル(.qsf)に次の割り当てを追加します。

set_global_assignment -name USE_TIMEQUEST_TIMING_ANALYZER ON

この問題は、Quartus® II ソフトウェアの今後のバージョンで修正される予定です。

関連製品

本記事の適用対象: 3 製品

Cyclone® II FPGA
Stratix® II GX FPGA
Stratix® II FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。