記事 ID: 000085882 コンテンツタイプ: エラーメッセージ 最終改訂日: 2018/01/30

警告 (17548): VHDL 警告 <vhdl file="">: ユーザーエンコード値に対するマグニチュード・コンパレータにより、シミュレーションと合成の差異が生じることがある</vhdl>

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 17.1 以前の問題により、合成中にこの警告が表示されることがあります。この問題は、VHDL および 'pos 属性を使用するデザインで発生します。

    この警告を無視することは安全ではなく、生成されたロジックは機能的に正しくありません。

    解決方法

    この問題を回避するには、'pos 属性を使用しないか、この代入を .qsf (Quartus 設定ファイル) に追加します。

    set_global_assignment -name ENABLE_STATE_MACHINE_INFERENCE オフ

    これは、ステートマシンがワンホットエンコーディングで推論されないことを意味します。

    この問題は、Quartus® Prime Pro Edition ソフトウェアの今後のリリースで修正される予定であり、シミュレーションと合成の差異の将来のインスタンスは、警告ではなくエラーになる予定です。

    関連製品

    本記事の適用対象: 1 製品

    インテル® プログラマブル・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。