記事 ID: 000085783 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/12/03

100GbE MAC および PHY IP コアを搭載したStratix IV デバイスのタイミングを満たす

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    100GbE でStratix IV デバイスのタイミングを満たすことはできません MAC および PHY IP コア。

    解決方法

    この問題は、インテル® Quartus® ソフトウェアの 12.1 リリースで修正されています。 IP コアにアクセスします。

    IP コアの 12.0 リリースでは、タイミング・マージンを改善 IV デザインStratix場合、次の制約を超える制約が必要となる場合があります。 MAC クロック。

    alt_eth_100g・ラッパー・プロジェクト の .sdc ファイルのアサインメントを参照してください。 たとえば 、alt_e100_siv.sdc の割り当ては次のとおりです。

    if { $::TimeQuestInfo(nameofexecutable) == "quartus_fit"} { create_clock -name {clk_din} -period "360.00 MHz" [get_ports {clk_din}] create_clock -name {clk_dout} -period "360.00 MHz" [get_ports {clk_dout}] } else { create_clock -name {clk_din} -period "315.00 MHz" [get_ports {clk_din}] create_clock -name {clk_dout} -period "315.00 MHz" [get_ports {clk_dout}] }

    この割り当てにより、フィッターは強制的に 360 をプッシュしようとします。 MHz、スタティック・タイミング解析は 315MHz に対してチェック MAC クロック用です。

    関連製品

    本記事の適用対象: 1 製品

    Stratix® IV FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。