クリティカルな問題
100GbE でStratix IV デバイスのタイミングを満たすことはできません MAC および PHY IP コア。
この問題は、インテル® Quartus® ソフトウェアの 12.1 リリースで修正されています。 IP コアにアクセスします。
IP コアの 12.0 リリースでは、タイミング・マージンを改善 IV デザインStratix場合、次の制約を超える制約が必要となる場合があります。 MAC クロック。
alt_eth_100g・ラッパー・プロジェクト の .sdc ファイルのアサインメントを参照してください。 たとえば 、alt_e100_siv.sdc の割り当ては次のとおりです。
if { $::TimeQuestInfo(nameofexecutable) == "quartus_fit"}
{
create_clock -name {clk_din} -period "360.00 MHz" [get_ports
{clk_din}]
create_clock -name {clk_dout} -period "360.00 MHz" [get_ports {clk_dout}]
} else {
create_clock -name {clk_din} -period "315.00 MHz" [get_ports
{clk_din}]
create_clock -name {clk_dout} -period "315.00 MHz" [get_ports {clk_dout}]
}
この割り当てにより、フィッターは強制的に 360 をプッシュしようとします。 MHz、スタティック・タイミング解析は 315MHz に対してチェック MAC クロック用です。