記事 ID: 000085782 コンテンツタイプ: トラブルシューティング 最終改訂日: 2016/01/06

V シリーズ Avalon-MM DMA 記述子コントローラーが、プログラムした新しいベースアドレスを使用しないのはなぜですか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    RC 読み取り状態、記述子ベース、RC 書き込み状態、および記述子ベースのアドレスを更新すると、RD/WR_TABLE_SIZE で指定されたすべての記述子が使い果たされるまで、記述子コントローラーは新しいアドレスを使用しません。

    解決方法

    記述子ベース アドレスを変更するには、RD/WR_TABLE_SIZE で指定されたすべての記述子を使い果たすか、テーブル サイズを更新する必要があります。

    関連製品

    本記事の適用対象: 14 製品

    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Stratix® V GX FPGA
    Stratix® V GT FPGA
    Cyclone® V GX FPGA
    Stratix® V GS FPGA
    Arria® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Arria® V ST SoC FPGA
    Arria® V GZ FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA
    Stratix® V E FPGA
    Cyclone® V SE SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。