記事 ID: 000085694 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/09/11

Quartus® II ソフトウェア・バージョン 10.0 および 10.0SP1 の「ノンレベリング」UniPHY ベースの DDR3 SDRAM コントローラーに既知の問題がありますか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

はい。デザインがインテル® Quartus® II ソフトウェア・バージョン 10.0 および 10.0 SP1 で UniPHY を使用して「ノンレベリング」DDR3 SDRAM コントローラーをインスタンス化すると®コンパイル中に次の警告が表示される場合があります。

警告:IP コア名>.sdc(500) 警告:IP コア名>.sdc(500) is はオブジェクト ID ではありません
情報: set_false_path -from*aligned_oe* から - to

その結果、タイミング・マージン・レポートは不完全になります。「Report DDR」で生成 されたライト・ タイミング・マージン・レポートのみが表示されることがあります。

この問題を回避するには、Autoing selectionモードを使用してください。

この問題は、Quartus® II ソフトウェア・バージョン 10.1 以降で修正されています。

 

関連製品

本記事の適用対象: 1 製品

Stratix® IV GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。