記事 ID: 000085531 コンテンツタイプ: トラブルシューティング 最終改訂日: 2014/07/08

HPS 外部メモリー・インターフェイスを使用している場合、IBIS シミュレーション・モデルと読み取った DQ 波形の実際のハードウェア測定の不一致が生じるのはなぜですか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細 DQ 波形を比較すると、測定された定常リード波形の振幅が IBIS モデルでシミュレーションされた予測値を超えていることがわかります。これは、同等の抵抗が予想以上に高い Quartus® II ソフトウェアによる Rt 終端値の調整のためです。
    解決方法

     

    関連製品

    本記事の適用対象: 5 製品

    Arria® V ST SoC FPGA
    Arria® V SX SoC FPGA
    Cyclone® V SE SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SX SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。