記事 ID: 000085501 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/10/30

リンク・トレーニングの問題は、Gen3 システムの PCIe Gen2 エンドポイント向けStratix V ハード IP で発生する可能性があります。

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    リンク・トレーニングの問題は、Stratix V ハード IP で発生する可能性があります。 インテル® Ivy・ブリッジなどの Gen3 システムの PCIe Gen2 エンドポイント または Sandy Bridge マイクロプロセッサー。

    解決方法

    回避策は、Quartus® II 12.0 SP2 ソフトウェアへのアップグレードです。 リリース。

    関連製品

    本記事の適用対象: 1 製品

    Stratix® V FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。