記事 ID: 000085493 コンテンツタイプ: トラブルシューティング 最終改訂日: 2011/11/09

PCI Express* のArria V およびCyclone V ハード IP では、AER (Advanced Error Reporting) および ECRC は利用できません。

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    PCI Express IP コア向けArria V およびCyclone V ハード IP AER および ECRC チェック、生成、転送のパラメーターを含みます。 ただし、AER および ECRC 機能はこれらの IP コアでは利用できません。 インテル® Quartus® II 11.1 ソフトウェアのリリースに含まれます。

    解決方法

    これはインテル® Quartus® II 12.0 リリースで修正されました。

    関連製品

    本記事の適用対象: 2 製品

    Cyclone® V FPGA & SoC FPGA
    Arria® V FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。