Alteraは、FPGAが使用する電源と、複数のFPGAs間で共有できる電源の両方を共有する推奨電源を提供する デバイス・ピン接続ガイドライン を提供します。一般的なガイドラインとして、1 つのFPGA内で他の電源と共有できる電源は、同じ電圧レベルを必要とする場合、複数のFPGAsと共有できます。
しかし、電源分配ネットワーク (PDN) 設計では、システムの考慮事項を考慮して、安定した電源を維持し、ボード上の共通電源を共有するすべてのデバイスのリップル要件を満たす必要があります。共有電源レールのノイズ結合により、あるデバイスの動作が他のデバイスや他のデバイスと干渉する可能性があります。
伝送インピーダンスに関する完全な PDN 解析により、複数のデバイスからのノイズ結合による干渉によるリスクを評価できます。 しかし、これには、コンポーネントと PCB 固有の情報の広いセットと、分析では容易に入手できないモデル抽出ソフトウェアが必要です。
Alteraは、ボード上の 1 つのFPGAに必要なデカップリングを支援する PDN デザインツール を提供しますが、共通の電源を共有する他のデバイスからの干渉の可能性を捉えるものではありません。 ノイズ干渉のリスクを低減するには、優れた PCB レイアウト手法を使用する必要があります。詳細については、 ボード・デザイン・リソース・センター を参照してください。