記事 ID: 000085335 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/09/11

次 <x> ピンはオンチップ・クランプ・ダイオードを使用しますが、I/O バンク VCCIO が 3.3V ではありません</x>

環境

  • PCI
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    このメッセージは、Quartus® II ソフトウェアにより、3.3V I/O 規格を使用する I/O ピンに対してのみ PCI クランプ・ダイオードを有効にできるために生じます。

    2.5V I/O バンクの入力ピンに対するこの制限を回避するには、ピンを 3.3V I/O 規格として定義します。これは、2.5V I/O バンクに 3.3V 入力が許可されているために許可されます。 このソフトウェアはデザインのコンパイルに成功し、2.5 V のクランプ・ダイオードを備えた入力ピンになります。pci クランプ・ダイオードは 3.3V I/O 規格での使用のみを目的としているため、Altera®はこのアプリケーションをサポートしません。この実装には IBIS モデルを提供する予定はありません。

    バージョン 7.1 以降、この場合は Quartus® II ソフトウェアのメッセージが改善されました。

     

    関連製品

    本記事の適用対象: 1 製品

    Stratix® II FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。